دانلود ترجمه مقاله بررسی مقالات و تحقیقات انجام گرفته در زمینه جایابی در FPGA
عنوان فارسی |
بررسی مقالات و تحقیقات انجام گرفته در زمینه جایابی در FPGA |
عنوان انگلیسی |
A State-of-the-Art Review of Placement in FPGA |
کلمات کلیدی : |
  FPGA؛ جایاب (placer) جایابی؛ تبرید شبیه سازی شده (SA)؛ الگوریتم ژنتیک (GA)؛ روش هیبریدی |
درسهای مرتبط | الکترونیک قدرت |
تعداد صفحات مقاله انگلیسی : 10 | نشریه : ProQuest |
سال انتشار : 2018 | تعداد رفرنس مقاله : 11 |
فرمت مقاله انگلیسی : PDF | نوع مقاله : ISI |
پاورپوینت :
ندارد سفارش پاورپوینت این مقاله |
وضعیت ترجمه مقاله : انجام شده و با خرید بسته می توانید فایل ترجمه را دانلود کنید |
مقدمه مسئله جایابی در FPGA تکنیک های جایابی در FPGA ابزارهای جایابی FPGA نتیجه گیری
چکیده – هر مدار دیجیتالی را می توان به آسانی و با استفاده از آرایه گیت های قابل برنامه ریزی میدانی (FPGA)، با نرخ پیاده سازی سریع و دقیق پیاده سازی کرد. کیفیت مدار دیجیتالی به تکنیک جایابی بستگی دارد. تکنیک جایابی، محل فیزیکی بلوک منطقی در FPGA را تعیین می کند. در این مقاله، تعدادی از تکنیک های جایابی همچون برش کمینه، تبرید شبیهسازیشده، جایاب (placer) تحلیلی، جایاب تکاملی و روش هیبریدی بررسی شده اند. هر تکنیک بهینه سازی ارزیابی شده و جنبه مهم هر تکنیک تبیین شده است. مروری بر ابزار استفاده شده در جایابی FPGA نیز ارائه گردیده است.
Any digital circuit can easily be implemented using Field Programmable Gate Array (FPGA) with accuracy and fast implementation rate. The quality of digital circuit depends on the placement technique. The placement technique determines the physical location of logic block on the FPGA. In this paper, a number of placement techniques are reviewed like min-cut, simulated annealing, analytical placer, evolutionary placer and hybrid approach. Each optimization technique is evaluated and the significant aspect of each technique is explained. An overview of the tools used in FPGA placement is also given.
محتوی بسته دانلودی:
PDF مقاله انگلیسی ورد (WORD) ترجمه مقاله به صورت کاملا مرتب (ترجمه شکل ها و جداول به صورت کاملا مرتب)
دیدگاهها
هیچ دیدگاهی برای این محصول نوشته نشده است.